DDR4 SDRAM:16GBDDR4 各16bit構成 64bitビットのデータビット幅
QSPI フラッシュ: FPGA チップの構成ファイルを保存するために使用される 1GBQSPIFLASH の一部
FPGAバンク:調整可能な12V、18V、2.5V、3.0Vレベル。レベルを変更する必要がある場合は、交換するだけで済みます。
インターフェースレベル:磁気ビーズにより対応する位置を調整できます。
コアボード電源: 5 ~ 12V 電源は、FPGA の電流要件を満たすために、T1 チップ LTM4628 を介して 2 つの電源を生成します。
コアボード起動方法:JTAG、QSPIFLASH
コネクタ チューブ フットの定義: 4 高速拡張、120 ピン Panasonic AXK5A2137yg
ボトムプレートSFPインターフェース: 4つの光モジュールは、最大10GB/秒の高速光ファイバー通信を実現できます。
Fave Plate GXB クロック: 底部プレートは GXB トランシーバーに 200MHz 基準クロックを提供します
底板 40 針延長: 2 つの 2.54mm 標準 40 ピン延長 J11 および J12 を予約しており、会社が設計したモジュールまたはユーザー自身が設計したモジュール機能回路を接続するために使用されます。
コア プレート クロック: ボード上の複数のクロック ソース。これには 100MHz システム クロック ソースが含まれます
510kba100M000bag CMOSクリスタル
125MHz トランシーバー差動クロック Sittaid Sit9102 クリスタル 300MHz DDR4 の外部差動クロック ソース SIT9102 クリスタル
JTAG デバッグ ポート: MP5652 コア ボードには 6PIN パッチ JTAG ダウンロード デバッグ インターフェイスがあります
ユーザーがFPGAを個別にデバッグするのに便利
システム リセット: 同時に、このボタンはシステムにグローバル リセット信号 MP5652 コア ボードを提供し、パワーオン リセットをサポートします。チップ全体がリセットされる
LED: コアボードには 4 つの赤色 LED ライトがあり、そのうちの 1 つは DDR4 基準電力インジケーターです。
ボタンとスイッチ: 底部プレートには 4 つのキーがあり、J2 コネクタの対応するパイプ フットに接続されています。
通常はハイレベル、押すとローレベルになります
Arria-10 GX シリーズの主な機能は次のとおりです。