DDR4 SDRAM: 16GBDDR4 64ビットのデータビット幅の各16ビット構成
QSPIフラッシュ: FPGAチップの構成ファイルを保存するために使用される1GBQSPIFLASH
FPGAバンク:12V、18V、2.5V、3.0Vレベルを調整可能。レベルを変更する必要がある場合は、交換するだけで済みます。
インターフェースレベル: 磁気ビーズにより対応する位置を調整できます。
コアボード電源: 5-12V電源は、T1チップLTM4628を介して2つの電源を生成し、FPGAの電流要件を満たします。
コアボードの起動方法: JTAG、QSPIFLASH
コネクタチューブフット定義: 4つの高速拡張機能、120ピンPanasonic AXK5A2137yg
底板SFPインターフェース:4つの光モジュールは、最大10GB/秒の速度で高速光ファイバ通信を実現できます。
ファブプレートGXBクロック: 底板はGXBトランシーバー用の200MHzのリファレンスクロックを提供します
底板40ピン延長:2.54mm標準40ピン延長J11とJ12が2つ予約されており、会社が設計したモジュールまたはユーザー自身が設計したモジュール機能回路を接続するために使用されます。
コアプレートクロック:ボード上に複数のクロックソースを搭載。これには100MHzのシステムクロックソースが含まれます。
510kba100M000bag CMOSクリスタル
125MHzトランシーバー差動クロックSittaid Sit9102クリスタル300MHz DDR4の外部差動クロックソースSIT9102クリスタル
JTAGデバッグポート: MP5652コアボードには6PINパッチJTAGダウンロードデバッグインターフェースがあります
ユーザーがFPGAを個別にデバッグするのに便利
システムリセット:同時に、ボタンはMP5652コアボードにグローバルリセット信号を送信し、パワーオンリセットをサポートします。チップ全体がリセットされます。
LED: コアボードには4つの赤いLEDライトがあり、そのうちの1つはDDR4リファレンス電源インジケータです。
ボタンとスイッチ: 底板には 4 つのキーがあり、J2 コネクタの対応するパイプ フットに接続されています。
通常は高レベル、低レベルに押す
Arria-10 GX シリーズの主な機能は次のとおりです。